技术专栏
浅谈ESD整改的基本思路
如果把静电当做突如其来的洪水,那ESD整改的基本思路可以概括为三字“堵”“防”“疏”。
“堵”顾名思义就是把ESD堵在产品的外面,使之不能进入到产品的PCB上,例如:将金属外壳的地与PCB的地完全隔开,但有时候受板子的限制,金属壳的地与PCB的地隔开的距离不是很远,又因ESD的耦合能力很强;此时如果让金属壳的地与PCB之间的地直接隔开,很容易造成二次放电。所以这时可以用阻值大的磁珠进行串联隔离。
“防”就是用ESD静电管去防护,这首先我们要了解ESD干扰的途径,假如ESD是从端口进来,那静电管要加在靠近端口的敏感信号上(例如:USB端口的D+、D-);假如是干扰到芯片了,那就要在靠近芯片的引脚上加静电管,避免ESD从后端耦合进芯片从而导致静电管失效。还值得一提的是静电管是提供一个泄放路径,不能吸收消化掉ESD,所以我们要确保泄放路径上没有其他敏感信号线。
“疏”的最终目的是改变ESD的电流回路路径,减小回路面积。这一般就要使PCB板上的地铺完整,过孔要多,保持地阻抗的一致性。
更多详情了解:http://www.asim-emc.com/
声明:本文内容由易百纳平台入驻作者撰写,文章观点仅代表作者本人,不代表易百纳立场。如有内容侵权或者其他问题,请联系本站进行删除。
红包
点赞
收藏
评论
打赏
- 分享
- 举报
评论
0个
手气红包

相关专栏
-
浏览量:386次2019-09-06 17:19:50
-
浏览量:428次2019-02-28 17:33:02
-
浏览量:360次2019-04-08 17:11:22
-
浏览量:549次2019-01-28 17:46:42
-
浏览量:412次2019-01-25 17:22:53
-
浏览量:350次2019-07-02 16:13:05
-
浏览量:388次2019-03-14 15:11:54
-
浏览量:263次2019-10-14 16:14:45
-
浏览量:393次2019-04-24 16:39:20
-
浏览量:433次2019-05-21 15:35:56
-
浏览量:351次2019-12-13 17:20:49
-
浏览量:443次2019-05-08 15:49:11
-
浏览量:338次2019-11-30 17:13:16
-
浏览量:304次2019-09-19 16:24:38
-
浏览量:391次2019-05-18 15:14:03
-
浏览量:430次2019-01-24 17:11:51
-
浏览量:342次2020-07-28 19:20:20
-
浏览量:519次2020-07-28 20:16:56
-
浏览量:588次2019-01-22 17:41:52
置顶时间设置
结束时间
删除原因
-
广告/SPAM
-
恶意灌水
-
违规内容
-
文不对题
-
重复发帖
打赏作者

asim
您的支持将鼓励我继续创作!
打赏金额:
¥1

¥5

¥10

¥50

¥100

¥0.1

支付方式:

举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
审核成功
发布时间设置
发布时间:
请选择发布时间设置
是否关联周任务-专栏模块
审核失败
失败原因
请选择失败原因
备注
请输入备注