1799
- 收藏
- 点赞
- 分享
- 举报
ADC 的采样速率为250MHz, FPGA 实现算法:
问:ADC 的采样速率为250MHz, 希望用FPGA 实现如下算法:
Pi=arctan[(Si+1+Si)/(Si+1-Si)],Si 和Si+1 为相邻的两个采样点.
计算得到N 个Pi 的值后再累加.
请问如果需要的数据点数为100 点, 可以在1uS 内算出来吗? 如果可以, 用哪个片子比较合适呢? 采用
什么样的设计比较合适呢? 请高手指点.
答:1,如果是ADC,Si 和Si+1 为相邻的两个采样点. 数字信号只能取“0”或“1”,有4 种可能的情况,
可以用用查表法。
2,是不是要处理模拟信号,应该不是1 中所描绘的那样。关注多少位的ADC 啊,可以用IPcore
中的cordic 模块,直接求。另外对于这个速度来说,可以选择VII 以上的芯片,速度可以用-7 或更高的,
只是建议:
1、赛灵思的IPcore 中的cordic 模块可以处理三角函数,开根号等,另外有专门的除法模块可以使用,
先算除法,然后用cordic 就可以了。
2、对于250M 的速度,个人觉得- 7 的速度可以了,当然,V4 中有更高速度等级的。如果你的后续
处理要有FIR 之类的操作,V4 中有号称可以处理400M 速率的FIR 滤波器。不过布线的时候要很注意,
接口设计可能有些困难。
Pi=arctan[(Si+1+Si)/(Si+1-Si)],Si 和Si+1 为相邻的两个采样点.
计算得到N 个Pi 的值后再累加.
请问如果需要的数据点数为100 点, 可以在1uS 内算出来吗? 如果可以, 用哪个片子比较合适呢? 采用
什么样的设计比较合适呢? 请高手指点.
答:1,如果是ADC,Si 和Si+1 为相邻的两个采样点. 数字信号只能取“0”或“1”,有4 种可能的情况,
可以用用查表法。
2,是不是要处理模拟信号,应该不是1 中所描绘的那样。关注多少位的ADC 啊,可以用IPcore
中的cordic 模块,直接求。另外对于这个速度来说,可以选择VII 以上的芯片,速度可以用-7 或更高的,
只是建议:
1、赛灵思的IPcore 中的cordic 模块可以处理三角函数,开根号等,另外有专门的除法模块可以使用,
先算除法,然后用cordic 就可以了。
2、对于250M 的速度,个人觉得- 7 的速度可以了,当然,V4 中有更高速度等级的。如果你的后续
处理要有FIR 之类的操作,V4 中有号称可以处理400M 速率的FIR 滤波器。不过布线的时候要很注意,
接口设计可能有些困难。
我来回答
回答0个
时间排序
认可量排序

或将文件直接拖到这里
悬赏:
E币
网盘
* 网盘链接:
* 提取码:
悬赏:
E币
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片
相关问答
-
2016-01-08 10:04:04
-
2012-12-24 15:35:35
-
2019-07-22 14:54:11
-
2019-01-02 09:24:53
-
2019-01-02 09:25:12
-
2016-03-19 18:05:26
-
2014-11-12 11:18:02
-
2019-11-09 11:06:26
-
2019-01-25 17:40:53
-
2018-11-05 14:38:37
-
2016-04-07 15:42:15
-
2018-01-17 12:10:35
-
2019-10-29 16:20:32
-
2016-03-04 11:24:58
-
12019-06-18 15:23:08
-
2019-01-18 15:48:46
-
2017-03-30 17:42:56
-
2008-10-02 20:17:06
-
2018-12-19 09:52:31
无更多相似问答 去提问

点击登录
-- 积分
-- E币
提问
—
收益
—
被采纳
—
我要提问
切换马甲
上一页
下一页
举报反馈
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明
提醒
你的问题还没有最佳答案,是否结题,结题后将扣除20%的悬赏金
取消
确认
提醒
你的问题还没有最佳答案,是否结题,结题后将根据回答情况扣除相应悬赏金(1回答=1E币)
取消
确认