PCB设计中避免出现电磁问题的6个技巧
在PCB设计中,电磁兼容性(EMC)及关联的电磁干扰(EMI)历来是让工程师们头疼的两大问题,特别是在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下。本文,板儿妹和大家分享如何在PCB设计中避免出现电磁问题。
PCB设计中避免出现电磁问题的6个技巧
1、串扰和走线是重点
走线对确保电流的正常流动特别重要。如果电流来自振荡器或其它类似设备,那么让电流与接地层分开,或者不让电流与另一条走线并行,尤其重要。两个并行的高速信号会产生EMC和EMI,特别是串扰。必须使电阻路径最短,返回电流路径也尽可能短。返回路径走线的长度应与发送走线的长度相同。 对于EMI,一条叫做“侵犯走线”,另一条则是“受害走线”。电感和电容耦合会因为电磁场的存在而影响“受害”走线,从而在“受害走线”上产生正向和反向电流。这样的话,在信号的发送长度和接收长度几乎相等的稳定环境中就会产生纹波。 在一个平衡良好、走线稳定的环境中,感应电流应相互抵消,从而消除串扰。但是,我们身处不完美的世界,这样的事不会发生。因此,我们的目标是必须将所有走线的串扰保持在最小水平。如果使并行走线之间的宽度为走线宽度的两倍,则串扰的影响可降至最低。例如,如果走线宽度为5密耳,则两条并行走线之间的最小距离应为10密耳或更大。 随着新材料和新的元器件不断出现,PCB设计人员还必须继续应对电磁兼容性和干扰问题。
2、去耦电容
去耦电容可减少串扰的不良影响,它们应位于设备的电源引脚和接地引脚之间,这样可以确保交流阻抗较低,减少噪声和串扰。为了在宽频率范围内实现低阻抗,应使用多个去耦电容。 放置去耦电容的一个重要原则是,电容值最小的电容器要尽可能靠近设备,以减少对走线产生电感影响。这一特定的电容器尽可能靠近设备的电源引脚或电源走线,并将电容器的焊盘直接连到过孔或接地层。如果走线较长,请使用多个过孔,使接地阻抗最小。
- 分享
- 举报

-
浏览量:727次2019-11-21 09:25:18
-
浏览量:368次2019-05-18 15:14:03
-
浏览量:336次2020-06-11 09:19:07
-
浏览量:426次2019-11-21 08:51:37
-
浏览量:392次2020-06-08 10:45:30
-
浏览量:377次2020-06-18 11:07:49
-
浏览量:325次2019-11-07 08:47:06
-
浏览量:464次2019-05-23 09:24:31
-
浏览量:419次2019-06-25 13:58:23
-
浏览量:404次2019-11-06 08:54:18
-
浏览量:282次2019-10-17 17:10:12
-
浏览量:306次2019-11-18 09:17:30
-
浏览量:398次2019-11-15 08:58:58
-
浏览量:413次2019-05-28 10:32:30
-
浏览量:421次2019-01-24 17:11:51
-
浏览量:478次2018-02-02 22:30:36
-
浏览量:311次2019-11-19 14:40:18
-
浏览量:327次2019-09-04 17:56:37
-
浏览量:347次2023-06-27 14:53:09
-
广告/SPAM
-
恶意灌水
-
违规内容
-
文不对题
-
重复发帖

bayone







举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明